尊敬的TI技术专家,您好!我在看ADS1258的datasheet时,上面提到扫描时,最大速率是23.7K,如果每通道23.7k,16通道的总的串行数据移出速率是16*23.7k*32=12134.4k=12.1344M,其中16为16通道,32位一次采样输出的4个字节的数据(1个字节的states,3字节的转换结果,即SCLK的速率至少是12.1344M的频率。而datasheet上推荐的是SCLK周期至少为2个fclk(16MHz)的周期,这样计算的SCLK的最大速率为8M,达不到12.1344M。是否意味着有些结果无法读出。我用的是FPGA控制。

另外能否提供一份430的驱动代码。