This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
ADC使用直流耦合,输入直流电压时,相邻通道有串扰(A通道与B通道干扰,C通道与D通道干扰)。A通道输入一个稳定的直流电压约1V,ADC读取到的值会随B通道输入电压变化有而变化,用示波器测ADC A通道输入管脚处电压也观察到随B通道电压变化有最多一百多mV的电压变化。用网络分析仪测通道的交流隔离度有80db以上。
您好
1. 可能原因
电源/地耦合:相邻通道共用电源或地路径,负载瞬变导致压降耦合。
PCB布局缺陷:输入走线平行/靠近,地平面分割不合理。
输入阻抗不匹配:高阻抗信号源易受耦合干扰。
2. 关键操作步骤
电源优化:
每个ADC电源引脚就近加10μF钽电容+100nF陶瓷电容。
独立LDO供电,避免开关电源噪声。
布局修正:
相邻通道输入走线间距≥3倍线宽,中间插入地线隔离。
确保模拟地单点连接,避免数字电流干扰(用磁珠隔离数字/模拟地)。
输入电路改进:
信号输入端串联50Ω电阻+100nF陶瓷电容。
若信号源阻抗>500Ω,增加电压跟随器缓冲。
3. 验证与调试
电源纹波测试:
用示波器(20MHz带宽)抓取AVDD在B通道负载变化时的波动,目标<10mVpp。
干扰隔离测试:
断开B通道外部输入,若A通道干扰消失,则问题在外部电路;否则检查ADC电源/地耦合。
基准电压监测:
测量VREF引脚波动,要求<1mV(使用低噪声基准如REF5040)。
4. 优先级建议
立即:增加输入RC滤波和电源去耦电容。
中期:优化PCB布局。
长期:改用隔离电源或独立ADC供电。