This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

ADS52J90: 时钟源选择问题

Part Number: ADS52J90
Other Parts Discussed in Thread: LMK04826, , CDCM61001

查阅该芯片数据手册和相关参考设计的文档后,发现参考设计使用了时钟消抖芯片( LMK04826)。

目前我打算只用该ADS52J90芯片的LVDS接口,不打算使用JESD204B接口。并且我只打算使用“100M采样率、10位、16通道”或“200M采样率、10位、8通道”两种模式。

我现在的问题是:

1)用时钟消抖芯片来给ADS52J90芯片的CLKP和CLKM时钟引脚提供时钟是否是必须的?

2)ADS52J90芯片的CLKP和CLKM时钟引脚可以接受的最大时钟抖动是多少?

3)是否可以使用100M或200M的有源晶振来给ADS52J90芯片的CLKP和CLKM时钟引脚提供时钟源?(晶振有指定的性能要求吗?)

4)是否可以通过FPGA的PLL输出的时钟来给ADS52J90芯片的CLKP和CLKM时钟引脚提供时钟源?

我目前的想法是通过使用两个有源晶振(100M和200M)以及FPGA的PLL输出时钟来通过跳线帽跳接其中一个时钟源给ADS52J90芯片的CLKP和CLKM时钟引脚提供时钟源。之所以这样做一是为了节约成本;二是想简单地得到时钟源,而不是通过FPGA进行复杂的时钟消抖芯片配置才得到时钟源。