您好,我尝试在APP FPGA中编写程序进行DLPC910的驱动控制时,有一些疑惑,望解答:
1、DLPC910初始化即INIT_ACTIVE拉低,是否与从APP FPGA 传输来的信号有关?
我自己的测试过程中发现,上电后,DLPC910 并不会自动初始化,只有当APP FPGA中传输来正确的时钟信号时,INIT_ACTIVE信号才会拉低。所以,初始化是与时钟有关的吗? 并且我发现传输的时钟中必须有A.B两路,如果单纯传输啊CD两路,系统并不会初始化。好像A B 两路时钟有优先级。我不知道这是我设计的问题还是确实必须传输A B两路时钟
2、DLPC910手册中还写到,系统初始化需要4ms,在此期间不能声明 数据及命令,所以如果说初始化确实有时钟有关,那末是否意味着在时钟开始的4ms之内,都不能声明数据及命令吗?我这样理解是否正确
询问上述问题主要因为我在APP FPGA中设计程序时,无法确定何时完成了初始化,从而有可能在4ms初始化期间声明了数据导致启动不正确。
非常期待回答!