背景:我们自己设计DLP7000板卡,包括主控板(含FPGA、DLPC410、DLPA200)和DMD板(主要为DLP7000芯片)两个板卡,这两个板卡之间通过高速连接器相连,目前发现的问题是,我们需要显示的pattern,固定的3个block不动(11、14、16),感觉不受DLPA200的MCP脉冲控制,按下PWR_FLOAT后,其他的block能够正常归位,这3个block没有归位,好像是被什么电荷或力一直拉着,不动,但是我们断电放置一段时间,或者用镊子将某个电压(VOFF)的去耦电容两脚短路,进行放电,有时候能够正常,不是每次都成功,将为此我们进行了如下测试:
1.APP-FPGA给DLPC410的A、B总线数据正确,有数据、时钟及有效;
2.DLPA200给DLP7000的16路脉冲都有,并且正确;
3.PWR_FLOAT信号为低,即没有FLOAT;
4.我们交换脉冲管脚,把第15路脉冲用电阻切到第16路,第16个block还是不能正常工作,将第16路脉冲切到第15路,第15个block能够正常工作,证明不是脉冲问题;
请教,此问题该怎么解决