This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
如题,我使用±5V为CD74HC4051供电,进行64通道的ADC,现在使用3.3V的CPLD脚直接进行控制,排除了切换时机的问题后,通道之间任然存在非常大的串扰。
加了去耦电容。如果不进行通道切换,固定在某个通道倒是没有任何问题。查了下VIH,VCC=4.5V时最低高电平最低为3.15V,我用的VCC用的5V,没有数据。CPLD输出的高电平为3.25V左右。