This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
根据DATASHEET上的原理图 画了一块LMX2594的测试板, 用的100MHz晶振,50MHz鉴相,输出2G时,鉴相频率泄露杂散只有57dBc 参考泄露也只有60多dbc,远低于datasheet上给的,采取了三个措施后发现均无变化,第一 环路滤波器的滤波电容和电阻加大了, 第二 VCO单独供电 第三 增加或减小输入参考信号的功率,因为之前都是用HITTITE的,对TI的PLL不熟悉,特此请教 哪些寄存器配置会影响这个指标?有的话能不能发一个参考配置, 或者硬件上 假如是串扰过来的 哪个管腿供电对此指标比较敏感,感激不尽
按照这个链接上的原理图和测试结果对一下
http://www.ti.com/lit/ug/snau210/snau210.pdf
另外,用TICS软件生成寄存器和仿真性能