This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

933寄存器配置和934的pclk问题

1,933中的0x01寄存器bit4是用来配置电压的,1.8v和3.3v,请问这个电压值是什么的电压?我们配置是根据什么来判断是不是要配置它?

2,在933和934进行数据传输的过程中,我们发现933pclk一直正常,而934会偶尔出现pckl拉低100ms左右的现象,请问这是什么引起的?

  • 一般情况下1.8V和3.3V是来配置GPIO接口的通信电平

  • 1.0X01 bit4 是用来配置VDDIO的电压的,比如GPIO, SDA, SCL,PCLK,HSYNC, VSYNC等 都是参考的VDDIO,因此可以根据自己实际需求来配置为1.8V还是3.3V。

    2. PCLK拉低的时候,有没有监测LOCK的状态?此时LOck是不是低电平?DOUT 此时输出为三态? 

  • PCLK拉低的时候,我们还没有监测LOCK的状态,接下来我们监测一下;请问PCLK拉低一般是什么原因导致的呢?在PCLK拉低的时候,933端的PCLK是正常工作的。

x 出现错误。请重试或与管理员联系。