This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

关于SN74LVC8T245 传输延时的问题,3.3V-5V双向通信,从DIR信号电平变化到信号传输完成的时间是多少?或这说DIR电平变化后,多长时间可以进行传输数据了

Other Parts Discussed in Thread: SN74LVC8T245

SN74LVC8T245芯片3.3V-5V双向通信,从DIR信号电平变化到信号传输完成的时间是多少?或这说DIR电平变化后,多长时间可以进行传输数据了

  • 您好,可以参考8.9 Switching Characteristics的转换特性,参考传输延迟参数tpd。

  • 转换特性中,只提供了OE使能管脚的延时,没有提供DIR管脚的延时数据,这两个管脚的延时数据是一样的吗?

    另外请教一个其他问题,贵公司SN74LVC8T245D、SN74HC245DW这类的芯片(还有一些逻辑门电路芯片,例如SN74AHC1G04D、SN74AHC1G08D、SN74AHC1G86D),只有输入端信号的上升沿、下降沿时间参数,但是没有明确给出输出端信号的上升沿、下降沿时间参数,应该怎么计算或者查询参考呢?

    谢谢

  • 您好,DIR,或者OE都是控制引脚,我们实际需要的是输入到输出,即A到B或者B到A的传输延迟参数,如果说DIR电平变化之后,多长时间就可以进行传输, 那么DIR电平变化至稳定之后,就可以进行传输。
    关于上升沿下降沿,为了保证性能,一般是只针对输入信号有上升沿和下降沿的要求,输入也是严格按照个rise/fall rate,否则的话可能达不到最佳性能。 对于这些逻辑芯,输出信号不会发生失真,只是输入输出有一定的传输延迟,所以输出信号的rise /fall rate和输入是一样的。