This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

DS80PCI800在pin mode下如何配置PCIE GEN3

Other Parts Discussed in Thread: DS80PCI800

1.目前按照规格书建议GEM3配置EQlevel1,DElevel10;SD_TH和RXDET配置的floating,RATE也是floating,请问这个是否有什么影响?

2.是否需要将EQ和DE都修改为level1?

3.若DElevel10不修改是否有什么异常及影响?

  • 您好,通常选择Table 3中最小的level, level1. 如果需要的话,我们可以一步步的增加de-emphasis。 通常是选择最小的Vod和no de-emphasis。这样的话,GEN 3 CPU和终端能够协商最优化的均衡配置,也就是说建议RATE不建议悬空,建议选择 通过20Kohm电阻下拉到地。
  • RATE control pin selects GEN 1,2 and GEN 3 operating modes.

    Tie 1kQ to GND = GEN 1.2

    FLOAT = AUTO Rate Select of Gen1/2 and Gen3 with de-emphasis

    Tie 20 kQ to GND = GEN 3 without de-emphasis

    Tied 1 kQ to VDD = RESERVED

    RATE有提到floating的是auto模式,这个floating会有什么影响吗?

    还有关于SD_TH和RXDET在pin model下如何配置,这个没有看懂?

  • RATE 配置为floating的话,自动检测GEN1, GEN2或者GEN3的速率,并且可以根据Table3中对de-emphasis进行配置。
    如果选择20Kohm到地的话,没有de-emphasis, 这样的话CPU和device自动协商匹配最佳的均衡配置。

    Pin mode 模式下,SD_TH 是用来控制内部信号门限电平的引脚, 可以参考Table 5, 根据Table 4的4种level 对SD_TH进行配置,对应Table 5的门限电平标准,比如SD_TH 为floating的话, assertion level为180mVpp,deassertion level 为110mVpp。 同样,如果SD_TH=0, 那么 assertion level为210mVpp,deassertion level 为150mVpp。
    同样,RXDET 的配置参考Table 4。
  • RATE定义已了解,
    但在Pin mode模式下,SD_TH和RXDET我可以参照Table5和Table4,但不知如何选择,是根据什么来确认这个配置?现在默认是floating,也不知道配置是否正确,请问如何设置SD_TH和RXDET?
  • 通常这两个引脚采用默认配置就好,您可以看下DS80PCI800的内部架构,其中集成一个signal detect 模块 ,SD_TH的意思也就是说当输入信号来临时,singal detect模块检测到信号的阈值电平设置。 RXDET 引脚是接收端信号检测功能,取决于输入信号电平大小,也采用默认配置就好。