我们的产品使用了 953-960 这中搭配,在EMC 测试的时候,在 FPDlink 一些换层孔和接插件孔处扫频测量到很高增益 的 1.2G 和 1.6G 的信号,导致我们 EMC RE 测试很难通过,不知道 953-960 的 FPDlink 输出信号是否支持展频功能,把这些强点频率的增益降下来。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我们的产品使用了 953-960 这中搭配,在EMC 测试的时候,在 FPDlink 一些换层孔和接插件孔处扫频测量到很高增益 的 1.2G 和 1.6G 的信号,导致我们 EMC RE 测试很难通过,不知道 953-960 的 FPDlink 输出信号是否支持展频功能,把这些强点频率的增益降下来。
您好,960的REFCLK是支持展频的。比如25Mhz的频率,+-0.5%的偏差,因此展频范围为 24.875MHz~25.125MHz。

您好, datasheet中确实没有给出严格的CLKIN的rise /fall time.通常时钟的duty cycle为50%,frequency tolerance一般为+-50ppm。
rise time和fall time我想可以参考954的REFCLK 的要求:

您好, 953和954/960搭配使用时候是支持展频的,但是953必须使用同步模式才能enable SSC。 并且954/960deserializer端应用一个展频的REFCLK。
SSC不需要通过寄存器进行enable,953工作在同步模式下,960使用展频REFCLK,这样953也就能支持展频的参考时钟了。
如果应用中一定需要使用非同步模式的话,那么953 使用Always-on Clock (AON) 模式也是可行的,953寄存器0x03 enable internal AON clock,这是因为AON时钟具有固有的”伪扩展“效应,也能在一定程度上对噪声很大程度的改善。