This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,您是使用的什么时钟源提供的GTX_CLK?
GTX_CLK是TTL输入,VIh(min)=1.7V,Vil(max)=0.8V 。 所以如果是1.5V 输入是不满足要求的,频率范围为75Mhz~125Mhz的频率范围。
参考它的具体参数以及电平要求:
您好,抱歉没有gerber files,但是TLK2501的EVM user's guide Page27-41都是给出的layout布线图,希望对您有所帮助:
不论是外部时钟还是片上时钟,输入幅值都减少的话,麻烦将输入部分的电路附上看下,是否是哪里分压了导致幅值降低?
另外,测试GTX_CLK时,要在靠近芯片的引脚端测试。
如果外部时钟提供的幅值直接满足TTL的话,可直接接到GTX_CLK上,这样的话幅值会降低吗?