使用OSCIN作为时钟源,CLKIN0、CLKIN0均无输入,此时Status_CLK0是H电平,但Status_CLK1却是L电平,不知道是啥原因呢?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
条件是你此时的,Status_CLKin__MUX和Status_CLKin_TYPE是如何设置的,请仔细阅读手册相关内容,谢谢
一个是CLKin0 LOS另外一个是CLKin1 LOS,结果不一样是有可能的.同时相关的寄存器还有:LOS_TIMEOUT, EN_LOS等;如果参考有干扰的时候可能误判,当两个参考都丢失,且hold over打开时候会进入 hold over 功能
根据你前面的信息是一级环没有用,参考有干扰可能会引起误判,这和你目前只用二级环没有输出的问题应该没有关系.
如果前面发的问题有解决请更新帖子状态, 谢谢
It is recommended to set MOS input mode on the clock inputs to use the LOS detect functionality.