我们的板子用16MHz的输入时钟,生成96MHz的输出时钟,用ti的配置软件GUI进行配置;
用Frequency Planner 进行了计算并应用,可以输出96MHz的时钟,如图:
但是GUI中的Loop Filter点进去,再点开loop filter tool,会有两个地方警告,如图:
1、请问这个有关系吗?一直不明白loop filter到底起什么作用?这些电阻电容的值会对影响什么?难道要自己手动调整吗?
2、我对输出0,1,2,3路时钟都是同样的输出96MHz,都是用LVDS输出,但是用示波器量发现输出时钟的峰峰值差蛮大,不知道是什么原因?