Hello experts!
我看手册里面写明确支持PCIe Gen 3.0和PCIe Gen 4.0的应用,这里对PCIe Gen 1.0和PCIe Gen 2.0有个note,我想知道这个芯片是否可以向下兼容PCIe Gen 1.0和PCIe Gen 2.0的应用呢?
thanks!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Hello experts!
我看手册里面写明确支持PCIe Gen 3.0和PCIe Gen 4.0的应用,这里对PCIe Gen 1.0和PCIe Gen 2.0有个note,我想知道这个芯片是否可以向下兼容PCIe Gen 1.0和PCIe Gen 2.0的应用呢?
thanks!
您好,通常我们在使用能支持更高协议的器件时,对于协议的最初spec都是可以向下兼容的,但是对于DS160PR1601来说,它能支持到PCIE GEN3或gen4,甚至有些redriver能支持到GEN5,使用它应用在gen1或2上,那么gen1或2的损耗预算会相比gen3或4更大。
数据手册中提到“no link training for PCIE gen1 and 2”是因为PCIE gen2是十几年前的规范了,那么PCIE Gen1会更早,针对gen1和2,没有参考电路也没有实际去做验证。
同频条件下,应用于PCIE GEN1&2条件下可能会比GEN3&4条件下的均衡能力弱一些,或者说我们使用redriver 目的是为了补偿高频和低频信号的衰减差, 那这种补偿能力可能会没有GEN3&4要强一些。可以向下兼容,但是可能达不到GEN3和GEN4高速率条件下的性能,有点儿大材小用。
Hi Kailyn,
还有如下两个问题,麻烦帮忙确认下,谢谢!
1.我们使用场景要兼容PCIe Gen1.0到PCIe Gen 4.0,有没有SI的模型可以提供?
2.调试时需要看眼图,需要用到Sigcon Architect的软件,可否帮忙批一下,好像需要申请,保证能够支持 DS160PR1601。
我们使用场景要兼容PCIe Gen1.0到PCIe Gen 4.0,有没有SI的模型可以提供?
抱歉没有SI model。
调试时需要看眼图,需要用到Sigcon Architect的软件,可否帮忙批一下,好像需要申请,保证能够支持 DS160PR1601。
您好,需要自行申请,提交到美国那边的哈,并且申请的时候使用英文填写信息。