This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好,
我用的是LMX2581芯片,输入100M,输出2.5G~3G的扫频源。
现在遇到了一个问题:每次切换频率的时候,Lock detect time为30us左右,这个时间和我要的设计值以及手册上相差太远。按照正常的,设计好VCO和VCO_CAPCODE之后,时间为几微秒,哪个高人帮忙指点一下啊或是讲解一下Lock detect或是有关2581的详细寄存器设置资料和注意事项!!!!
锁定时间建议用TI的PLLatinum 仿真工具进行仿真。链接如下:
http://www.ti.com.cn/tool/cn/pllatinumsim-sw
Hi, Kun:
对于Tranditional PLL来说,锁定时间只是analog lock time,这个和FPD frequency, loop bandwidth, phase margine有关
LMX2581的锁定时间包括digital calibration时间+analog lock time。 Digital calibration的routine会去选择VCO的CAPCODE,以选择需要锁定到的VCO band上去,例如~10MHz frequency error以内,当VCO band选择好后,再进行模拟锁定。一般大部分的时间都花在calibration上了。
Digital calibration的时钟一般从input referecne分频取出。
Thanks
Yarn.
你好:减小锁定时间方法有 1.预选VCO; 由于LMX2581是宽带器件,内置了4个VCO以覆盖所有频段,因此通过VCO_SEL预选vco可以减小锁定时间;
2.使用快锁,并在寄存器做相应配置,Engages Fastlock;
3.环路设置,环路带宽越宽的话锁定时间会越快;
另外确实对锁定时间要求很高,并且会做快速的频率切换的话推荐使用LMX2571