Other Parts Discussed in Thread: TXB0104
采用TXB0304做了一个1.8V转3.3V接口,1.8V端作为时钟输入,输入了一个30M的时钟,3.3V端输出接到FPGA的IO引脚上,输入输出都有串匹配电阻,输入的波形正确而且没有反射,输出的波形虽然有些反射,但方波总体是正确的,就是高低电平不对,高电平只有2.2V左右,低电平只有1.1V,FPGA那边尝试设置过上下拉以及高阻,没有任何效果,走线上除了匹配电阻没有其他电路,匹配电阻也调整过,不影响高低电平的电压值,请问还可能什么原因导致电平输出不正确?
另外断开匹配电阻可以看到TXB0304的输出电平是正确的,FPGA那端没有特殊电路,用的XILINX的7A200T。