This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] VFC320:F2V比较器阈值

Guru**** 633810 points
Other Parts Discussed in Thread: TINA-TI, VFC320
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1084940/vfc320-f2v-comparator-threshold

部件号:VFC320
主题中讨论的其他部件:TINA-TI

您好,

我的问题是频率到电压转换应用,频率范围为10kHz,输出电压为1V满刻度。

数据表指示针脚10处的比较器将在0V或更低时记录逻辑"0",在1V或更高时记录逻辑"1"。

图9中的波形显示了输入信号下降边缘的0V接通电压。

在我的设计中,由于信号摆幅较小(1.8V),逻辑“0”和逻辑“1”在输入波的相反边缘交叉。 逻辑“0”在下降边缘登记,逻辑“1”在上升边缘登记。

这是否是一触式电路的问题?

还有,我是否可以输入TINA-TI进行模拟的模型?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,HON-CHONG:

    它 在与图9相关的VFC320 F-to-V讨论中指出:“对于幅度小于5V的输入信号,针脚10应偏置为接近零,以确保针脚10处的输入信号超过零阈值。” 这种偏置似乎是比较国触发的关键。 如果您的输入波形满足该要求,我希望它 启动V到F转换。  

    VFC320没有TINA-TI型号。 这是在这类设备的模拟模型成为常见产品之前引入的传统产品。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Thomas:

    感谢您的回复。

    在图4中,有2个比较器,比较器A在引脚10处,比较器B在引脚5处。 当单触发电容器的电压达到-7.5V时,它将关闭1mA电流源。

    为了避免出现任何竞争情况, 比较器A需要检测逻辑"1",以便在比较器B触发前清除其对触发器的输入,这是对的吗? 是否有任何"设置"时间?

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Hong-Chong您好!

    不幸的是,我没有比VFC320数据表提供的更多信息,但是您对比较器A的评估需要在比较器B触发我认为正确之前检测逻辑1。 与 VFC功能的整体速度相比,内部比较器的速度非常快,无需有意设置时间。 如果是这种情况,数据表将会解决这一问题。

    此致,Thomas

    精密放大器应用工程