This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV3202:10 % - 90 % 的最大上升和下降时间

Guru**** 2383220 points
Other Parts Discussed in Thread: TLV3202, TLV3502
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/587188/tlv3202-maximum-10--90-rise-and-fall-times

部件号:TLV3202
主题中讨论的其他部件: TLV3502

支持路径:/Product/Help with Device Selection/Amplifier/filter SOLUTION /

早上好,

我正在设计基于FPGA的应用。
芯片需要在其输入引脚处快速转换 (上升和下降时间< 10ns)以避免图腾极电流(这会导致MTBF降级)

我正在考虑使用TLV3202来调节输入信号。

所以我的问题是:

•您是否能够指定最大10 % -90 % 上升时间和下降时间?
实际上,在数据表中,仅给出典型值(分别为4.8ns和5.2ns)

如果需要,您可以考虑比较器输出处的寄生电容为50pF。

谢谢你。

此致,
Gauthier Lemey

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好Gauthier:

    上升/下降时间不是在生产中测试的-因此添加测试需要测试开发。 除非有令人信服的数量(百万件),否则我不会期望它会被添加。 任何最小/最大规格通常在生产中进行测试。

    通常,我们认为不受控制(未微调)的交流参数会因工艺和批次变化而变化±30 %。

    您是否考虑过TLV3502 4.5ns比较器? 上升/下降时间为1.5ns。 即使将典型的上升时间延长3倍至3毫秒,它仍能满足您的10毫秒(采用±μ s 30 % 变体)。

    此致,