This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OPA564:电源定序,Vdig和V E/s

Guru**** 2398695 points
Other Parts Discussed in Thread: OPA564

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/611919/opa564-power-sequencing-vdig-and-v-e-s

部件号:OPA564

您好,

我目前使用OPA564,没有问题,我对Vs和-vs使用+/- 12VDC
对于Vdig I,使用1K和500欧姆的电阻分压器连接到-12Vdc,这将在Vdig上产生-8Vdc左右。

到目前为止,我没有处理测序问题。 但我想实施一个。
最好的方法是什么? 模拟电源上的大盖是否有效?

v e/S (启用/关闭)的AD, 如果使用 +/-12Vdc,关闭逻辑的范围是多少。 如果我看一下数据表,范围是-12V至(11.2)。

您如何 切实地实现这一点?

谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Siauhwa您好!

    实际上,在这种情况下,更简单更好。 最实用和最佳的方法是通过V+电源为VDIG供电。 使用简单的分压器或电阻齐纳电路这样做可能会导致VDIG源与V+几乎一致地通电。 在 图56中。 用于生成VDIG的电路,电路(A)显示了V+和V-之间连接的简单系列电阻器齐纳组合。 如果您要在此处应用电阻齐纳电路,请提供一些建议:  

    1. 使用可识别所需VDIG电平的最低电容齐纳二极管。 这可能是额定值为400或500 mW或更低的低功率齐纳。
    2. 使用4.7 V或5.1 V的齐纳电压,而不是VDIG低端的3 V。 齐纳以较高的电压打开,施加到VDIG引脚的电压将超过3 V,然后齐纳电容充电导致VDIG电压相对于V+变慢。 这样做可使VDIG上的电压至少与V+重合,直到VDIG电路内部激活。
    3. 一些可能的开沟器选择包括1N4732A (4.7 V),1N5231C (5.1 V),BZT52C4V7 (4.7 V)和BZT52C5V1 (5.1 V)。
    4. 增加齐纳二极管的可用电流,可以更快地为二极管电容充电。 如果电路能承受通过齐纳的5 mA电流,则8.56 k欧姆电阻器将适合于+24 V/-24 V电源。 确保不要超过齐纳的额定功率。 请注意,系列电阻齐纳组件可以连接在接地和V-之间,以减少功率消耗。
    5. 请勿添加连接到VDIG引脚的电容器或最小化任何电容器。 添加到VDIG引脚的电容会降低VDIG相对于V+的电压上升速度。
    6. 远离三端调节器溶液,如图56 (b)所示。 使用这些电路的大电容可能会延迟VDIG相对于V+的上升,从而可能危及OPA564的安全。  

    您的电阻分压器方法是一种简单,有效的解决方案,与电阻-齐纳方法相比,它引入的电容更少。 如果这在OPA564应用程序中一直运行可靠,则没有 理由更改它。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Thomas:

    V e/s控制信号是如何以光速方式实现的?
    使用连接到-12V的晶体管?

    谢谢你
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Siauhwa:

    通常,E/S功能由TLL,CMOS等典型的数字逻辑电平控制。输入低电平可能在0到0.8 V的顺序上,从2.4 到5 V的高电平或类似的值。 如PG所示,使用光耦合器可以轻松实现引用OPA564 V电平的E/S引脚与正逻辑电平之间的接口。 16,图 38.这在PG上的输出关闭一节中提到。 16.

    当然还有其他接口可以推荐使用双极晶体管或功率MOSFET。 但是光耦合器提供了如此简单,最小的组件解决方案,我找不到使用其他组件的理由。

    此致,Thomas

    精密放大器应用工程

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Thomas:

    因此,对于功率定序,我可以使用-12Vdc的电阻分压器。 或者,我可以使用5.1V齐纳来达到数据表上的+12和-12V。 尽可能降低齐纳的电容。

    这样,它基本上符合图36 C中所示的电源顺序。

    请您确认一下。

    谢谢你

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Siauhwa您好!

    是的,您可以  从V+和V-电源之间连接的电阻分配器或电阻器/齐纳为OPA564 VDIG供电。  但是,由于您使用的是双电源,电阻分配器或电阻/齐纳可从高压侧接地和低压侧V -供电,如下所示。 这样做将 减少 用于偏置电阻分压器或 电阻/齐纳的功率。  

    我展示了一个带有电阻器,齐纳连接的示例电路。 电阻分压器消耗的功率应更少,因为电阻器的值可能更高。 应使用低公差电阻器(1%)来准确设置VDIG

    此致,Thomas

    精密放大器应用工程