您好,
我目前使用OPA564,没有问题,我对Vs和-vs使用+/- 12VDC
对于Vdig I,使用1K和500欧姆的电阻分压器连接到-12Vdc,这将在Vdig上产生-8Vdc左右。
到目前为止,我没有处理测序问题。 但我想实施一个。
最好的方法是什么? 模拟电源上的大盖是否有效?
v e/S (启用/关闭)的AD, 如果使用 +/-12Vdc,关闭逻辑的范围是多少。 如果我看一下数据表,范围是-12V至(11.2)。
您如何 切实地实现这一点?
谢谢你
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
我目前使用OPA564,没有问题,我对Vs和-vs使用+/- 12VDC
对于Vdig I,使用1K和500欧姆的电阻分压器连接到-12Vdc,这将在Vdig上产生-8Vdc左右。
到目前为止,我没有处理测序问题。 但我想实施一个。
最好的方法是什么? 模拟电源上的大盖是否有效?
v e/S (启用/关闭)的AD, 如果使用 +/-12Vdc,关闭逻辑的范围是多少。 如果我看一下数据表,范围是-12V至(11.2)。
您如何 切实地实现这一点?
谢谢你
Siauhwa您好!
实际上,在这种情况下,更简单更好。 最实用和最佳的方法是通过V+电源为VDIG供电。 使用简单的分压器或电阻齐纳电路这样做可能会导致VDIG源与V+几乎一致地通电。 在 图56中。 用于生成VDIG的电路,电路(A)显示了V+和V-之间连接的简单系列电阻器齐纳组合。 如果您要在此处应用电阻齐纳电路,请提供一些建议:
您的电阻分压器方法是一种简单,有效的解决方案,与电阻-齐纳方法相比,它引入的电容更少。 如果这在OPA564应用程序中一直运行可靠,则没有 理由更改它。
此致,Thomas
精密放大器应用工程
您好,Siauhwa:
通常,E/S功能由TLL,CMOS等典型的数字逻辑电平控制。输入低电平可能在0到0.8 V的顺序上,从2.4 到5 V的高电平或类似的值。 如PG所示,使用光耦合器可以轻松实现引用OPA564 V电平的E/S引脚与正逻辑电平之间的接口。 16,图 38.这在PG上的输出关闭一节中提到。 16.
当然还有其他接口可以推荐使用双极晶体管或功率MOSFET。 但是光耦合器提供了如此简单,最小的组件解决方案,我找不到使用其他组件的理由。
此致,Thomas
精密放大器应用工程