尊敬的团队:
我在其中一个设计中使用 TLV7031。 我可以看到、它具有7mV 的内部迟滞。
请查找我的反馈电阻器设计计算结果。 我想知道在什么地方适应方程中的这种内部迟滞。
我 还有几个问题。
让比较器具有内部迟滞 "X" mV。
- 这是否意味着可实现的最小迟滞为"X" mV"?
- 是否可以 使用外部 反馈电阻器网络获得小于内部迟滞"X" mV 的迟滞(假设为"Y" MV)?
- 用户设置的外部迟滞会覆盖内部迟滞、还是会添加内部和外部迟滞?
6)您能告诉我内部迟滞的重要性吗?
7)该内部迟滞是否会添加到设计的迟滞中。
此致
哈里