This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE032:AFE032 PGA 和 PA 输出在刚刚被启用时具有毛刺

Guru**** 1154180 points
Other Parts Discussed in Thread: AFE032
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/972331/afe032-afe032-pga-and-pa-output-has-spur-when-they-are-just-enabled

器件型号:AFE032

大家好、

我的客户正在开发 AFE032。 由于内部 DAC 的位数无法满足客户的要求、因此客户使用外部 DAC 并将 DAC 输出馈入内部 PGA。

为了验证 AFE032自身的性能、客户将 DAC 输出断开至内部 PGA 并将 TX_PGA_IN 引脚悬空。 然后、客户按照以下计划执行 AFE032:

加电初始化阶段:步骤1~8

reg00->0x80;      //位7→1:软复位

在这句话运行后、我们发现 PGA 输出会生成杂散

delayclk (66000拍)

reg08->0x1C;     //位4→1:PA_NRF 使能,//位3→1:TX_RX_NRF 使能,//位2→1:DAC_NRF 使能

4.reg0F->0x11;    //位4→1:clk 分频   器//位0→1:clk 分频器

5.reg05->0x30;           //位[6:4]→011:LPF=490kHz。

6.reg05->0xB0;          //设置启用辅助位

7.Reg06->0x02          //位[2:0]→010:TX_PGA 增益=3.25。

8.Reg03->0xE0          //位7→1:LPF 被启用 //位6→1:HPF 被启用 //位5→1:滤波器偏置被启用

PA 使能 序列:步骤1~10

1.Reg04->8'hB0;  // Bits [7:6]→10:Set PA Iq =95mA。// Bits [5:4]→11:Set PA Current Limit=3.0A

reg03->8'hB0; //位7→1:LPF 使能//位6→0:HPF 禁用//位5→1:滤波器偏置使能//位4→1:PA 使能       

3.Reg06->8'h10; //位4→1:TX_PGA 启用, //bit3→0: RX 禁用(默认) //位[2:0]→000:TX_PGA 增益=1.15

在这句话运行后、我们发现 PGA 输出会生成杂散

4.Delayus (53)

5.Reg03->8'hB4; //位7→1:LPF 启用//位6→0:HPF 禁用//位5→1:滤波器偏置启用//位4→1:PA 启用//位3→0:PA 输出级禁用

//位2→1:DAC 使能

6.Delayus (21.7)

  :REG03->8'HBC;//位3→1 μ s 启用 PA 输出级

8.Reg04->8'hBC://位2→1:ENPAIQP  //位3→1:ENPAIQN

在这句话被操作后、我们发现 PA 输出会生成一个杂散

9.Reg06->8'hd0; //位7→1:ENPCOMP  //位6→1:ENNCOMP

10.Reg06->8'HD2 //位[2:0]→010:TX_PGA 增益=3.25

因此、根据我们的测试:

在 上电初始化阶段 、在第1步操作后、我们发现 PGA 输出会生成杂散

  PA 使能 序列 中、在操作步骤3后、我们发现 PGA 输出会生成杂散。 在第8步运行后 、我们发现 PA 输出会生成杂散。

那么、您能否帮助评估这种现象是否正常? 它与硬件或寄存器序列相关吗? 谢谢。

此致、

韦恩

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Wayne、

    下面捕获的图像是软件复位行为。

      

    软复位事件之后、AFE032内的数字电路被复位至缺省状态。 电源复位毛刺脉冲不是异常的。 我不会担心。 所有三个示波器捕获中的输出级都保持在接近地面并恢复到标称水平。 如果您观察更长的时间、输出信号电平应保持不变。 我认为、在 瞬态事件中、在功率放大器开/关、软休息或加电序列期间捕获示波器快照。  

    如果在 Tx 或 Rx 数据传输期间发生此类瞬态事件、则可能会出现问题。  当器件在上电、关断或复位或关断期间接通或关断时、应更改并观察转换输出电压电平、并且输出振幅应根据数据表中的时序规格返回标称状态。

     Q:客户断开 DAC 输出与内部 PGA 的连接、并使 TX_PGA_IN 引脚悬空

    可以使用外部 DAC 替代 AFE032中的内部12位 DAC。 但是、我不确定 Tx_TGA_IN 引脚如何置于悬空状态。 外部 DAC 应与 TX_PGA_IN 节点进行电容耦合。 输入 Tx_PGA_IN 引脚的输入阻抗范围为20kOhm 至52kOhm (取决于 Tx_PGA 增益)、输入 Zin 阻抗应匹配、近似值为 计算 Cdac 值时应类似于计算的 Cin 公式或 RX_PGA1_IN 节点的 C1公式。  

    内部可编程带通滤波器(BPF)是四阶有源滤波器。 换句话说、低通滤波器部件以-40dB/十倍频的速率滚降、而高通滤波器部件以+40dB/十倍频的速率增加。  通过寄存器0x03h 对 BPF 的激活进行编程。  

    如果您有其他问题、请告诉我。  

    我将关闭此查询。 请通过内部电子邮件直接与我联系。  

    最棒的

    Raymond