This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CAN 线路中的 TCAN4550-Q1:μ A 电流

Guru**** 2391415 points
Other Parts Discussed in Thread: TCAN4550, TCAN4550EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/986253/tcan4550-q1-current-in-can-line

器件型号:TCAN4550-Q1
主题中讨论的其他器件:TCAN4550TCAN4550EVM

大家好、

我的客户将在具有120欧姆差分阻抗线路的 PCB 上制作 CAN 总线图。

由于它是120欧姆的线路、它将非常薄、但流经 CAN 线路的电流是多少?

我认为它在显性状态下是以下计算。  

(CANH - CANL)/R =(3.5 - 1.5)/120 = 16.7mA

正确吗?

此致、

Kenji

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kenji、

    有两个120R 电阻器

    因此、它将是您计算出的电流的两倍。

    Kai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kenji、

    这两种情况在某些条件下都是正确的、但让我们考虑一些最坏的情况、以确保布线能够处理所有可能的条件。  

    在最坏的无故障情况下、收发器将在最大负载为52欧姆(Kai 指出的两个120欧姆电阻加总线上最大收发器数量的负载)上驱动接近5V 的电压。 这将导致 CANH 和 CANL 之间的电流为96mA。 请注意、该电流的大约一半只会流向闭合的120欧姆电阻器。  

    在某些故障情况下、来自驱动器的电流可能会更高。 例如、如果 CANH 线路短接至接地(低阻抗路径、Rload ~= 0 Ω)、则收发器需要限制输出电流以避免损坏。 为此、TCAN4550规定了最大总线故障电流为100mA。 对于此类故障情况、我建议使用能够支持该最大电流而不会造成损坏的走线。  

    如果您有任何疑问、请告诉我。

    此致、
    Eric Schott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eric - San、

    感谢您的大力支持。

    我的客户正在尝试设计一个差分120Ω Ω 模式。

    0.1mm 的图形宽度为100mA 电流。

    电流似乎没有裕度、但此设计是否正确?

    TCAN4550EVM 似乎不太关心图形宽度。

    客户是否应该进一步降低阻抗并将其设计为电流可以流动?

    我想知道适合我的设计的最佳布线布局。

    此致、

    Kenji

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kenji、

    由于96mA 电流使用所有最坏情况规格、我不希望任何实际系统在正常运行期间看到此电流量。 对于旨在为典型系统提供服务的图形设计、100mA 电流就足够了。 某些故障条件可能会产生大于此值的电流、但这些状态不应持续存在一段时间。  

    我不确定总线迹线是如何在 EVM 上设计的、但由于该电路板主要用于功能评估、因此在实际系统中应避免许多次优特性。 例如、接头引脚可轻松连接以进行探测、注入和端接选择、但也会向迹线引入残桩和电感、从而对信号完整性产生负面影响。 虽然此设计的某些方面需要在实践中进行仿真(例如原理图电路和元件)、但布局的某些方面需要优先考虑易用性而非功能优化。

    在多点电缆线束中、短接节点与主信号路径的距离保持最小。 菊花链节点通常确保这些桩线尽可能短。 端接应放置在两个最远点的终端节点或电缆末端、以最有效地抑制信号反射。  

    您可以随时提交任何布局图以供查看。  

    此致、
    Eric Schott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kenji、

    我没有看到0.1mm 宽度的问题:

    https://www.7pcb.com/trace-width-calculator.php

    话虽如此、将铜迹线的宽度增加到0.15mm 也应该起作用:

    https://www.eeweb.com/tools/edge-coupled-microstrip-impedance/

    Kai