This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMC6484:输出电阻

Guru**** 1282890 points
Other Parts Discussed in Thread: LMC6484
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1004480/lmc6484-output-resistance

器件型号:LMC6484

您提供的分析似乎与物理测试的结果不一致。

根据您的仿真 LMC6474、输出的上升时间为~5us、但鉴于 MAX1230 ADC 采集时间小于0.6us、这将导致 ADC 输出远不接近于5V -我们看到、施加5V 电压时、输出电压大约为4.7V。

我已经在对开关施加0.6us 脉冲的情况下模拟了采样保持功能、以表示采集、并且 Vout 在此时间内达到5V。

我仍然不知道为什么我们看到 ADC 输出下降、即当我们向输入施加4.9V 直流电压时、输出大约为4.7V...

(两个仿真都产生相同的结果)

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kiran、

    您似乎参考了我们之前提供的一些胎面进行分析、但我在这里没有看到您提到的任何信息。

    话虽如此、尽管 LMC6484输入共模电压线性范围从轨到轨扩展、但输出范围却不是这样-请参阅下文。

    2k 负载下的 LMC6484线性输出范围为0.24V 至4.7V (Vs=5V)(请参阅上文)、这就是当您应用 Vin=4.9V 时 Vout=4.7V 的原因- LMC6484的输出不能比其正电源轨低300mV。

    此外、LMC6484开环输出阻抗 Zo 不是纯阻性 Ro、而是频率变化。  根据仿真、LMC6484 Zo 与频率间的关系图如下所示。   

    请查看下面的 Zo 与 Zout 材料:

    e2e.ti.com/.../Open_2D00_loop-Zo-vs-Close_2D00_loop-Zout.ppt

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们还会在4.5V 时看到这个问题、因为我们看到 ADC 测量的输出平坦、误差超过4%。 输出在4.7V 和4.5V 之间保持平坦、高于4.7V 时、输出似乎恢复并到达电源轨。 问题在于这种非线性会影响什么范围。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kiran、

    任何运算放大  器的输出电压范围都是输出电流的函数;如果 LMV6484在 Vs=5V 时的最小输出电压为4.7V、则仅适用于连接到中间电源的2k 负载(请参阅数据表顶部的默认条件);Iout =(4.7V-2.5V)/2k = 1.1mA。  对于较重的负载、您需要查看下图。  因此、例如、对于 Iout=10mA、输出摆幅可能仅比正电源轨低约0.8V (Vs=5V 时为4.2V)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答。

     连接到输出端的 ADC 具有1.5k 输入电阻和24pF 采样保持电容器、因此在最坏的情况下(电容器正在充电时)、我预计电流为3.33mA。

    图4的读数为0.2V (对于1.1mA、参考电压为0.1V)。 如果输出摆幅为4.7V 且电流为1.1mA、则3.33mA 时的电压为4.6V。 请确认。

    此外、如何进行仿真、因为我之前的仿真与预期不符。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    所有 图形均适用于25°C 时的典型规格、而不是最小规格。 因此、对于1.1mA 负载、在25C (Vs=5V 时为4.9V)下的电源轨摆幅典型值为0.1V、 在25C 时的最小值为0.2V (4.8V)、在整个温度范围内的最小值为0.3V (4.7V)-请参阅下表。  

    对于3.3mA 负载、25C 时相对于电源轨的典型摆幅约为0.3V、但25C 时的最小值和整个温度范围内的最小值分别为0.4V 和0.6V。   话虽如此、ADC 的采样频率是多少?

    在  ADC 通过1.5k 输入电阻器和24pF 采样保持电容器连接到输出端的情况 下、即使在1MHz 采样率下、24pF 的阻抗也已经是6.6k Ω、并且在较低的采样频率下会变得更高。  因此、我认为输出摆幅至轨将比您的计算结果更接近。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    采样率约为3MHz。 如果是这种情况、我们为什么看到 输出在4.7V 和4.5V 之间是平坦的?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在3MHz 采样率下、总负载将约 为3.7k (1.5k +2.2K)、但由于分压器 R1|ZC1、您的振幅将在输出电压下衰减-请参阅下面的(-1.8dB)。