主题中讨论的其他器件: THS3215
大家好、
我们使用 THS3217器件设计了 DAC 电路。 我们的设计要求如下、
- 带宽(-3dB)、至少10MHz
- 支持+-5V 的输出范围
- 输出驱动电流>= 25mA
- 平坦度>小于0.5dB
但根据以下仿真模型、我们获得了非常大的-3dB 增益/频率带宽(836Mhz)、并且 带宽平坦度超过2dB。
您能否建议如何调整输出-3dB 带宽并 提高带宽平坦度。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
我们使用 THS3217器件设计了 DAC 电路。 我们的设计要求如下、
但根据以下仿真模型、我们获得了非常大的-3dB 增益/频率带宽(836Mhz)、并且 带宽平坦度超过2dB。
您能否建议如何调整输出-3dB 带宽并 提高带宽平坦度。
嗨、Pradeep、
感谢您提供 TINA 文件- THS3217正常工作、
您不会显示超过200欧姆串联输出的负载、这可能是应该的
2.您不需要次级输入上的3V 中心抽头-平衡-非平衡变压器将阻止 DAC 上的 VCM、并将中心抽头的工作效果更好-考虑到输入 D2S 级的良好 CMRR、您还可以使用该器件。
如果您需要较低的速度、
为什么不使用引脚兼容的低功耗 THS3215
增加输出 OPS 反馈 R 将直接以噪声为代价进行带限、下面是一个示例、转到具有1k Ω 射频的 THS3215、添加200 Ω 负载可提供低得多的280MHz 带宽。 如果您需要低得多的功率、可能可以使用从 D2S 输出到外部 OPS 输入的无源 RLC 滤波器、
Pradeep、您好!
我同意 Michael 的意见、该模型在您提供的仿真中工作正常。
e2e.ti.com/.../DAC_5F00_THS3217_5F00_Fig100.TSC
最棒的
Hasan Babiker