This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMV321A:局部断电模式

Guru**** 2380000 points
Other Parts Discussed in Thread: LMV321A, LMV321, LM10
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/954339/lmv321a-partial-power-down-mode

器件型号:LMV321A
主题中讨论的其他器件: LMV321LM10

您好!

我对"LMV321"或"LMV321A"有疑问

在我的电路中、5.0V (1k Ω 上拉)被施加到"OUT"引脚、而 VCC 为"低电平"。

 在这种情况下、我可以使用"LMV321"或"LMV321A"吗?

如果无法实现、您能否介绍其他运算放大器?

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yanagawa–San、您好!

    运算放大器未上电时、输出是否保持高电平的目标?

    运算放大器是否连接为比较器? 如果是、请尝试交换输入并向运算放大器输出添加 NPN 或 NMOS 晶体管、以使最终输出断开集电极/漏极。

    OUT 引脚需要多高? 4.9V 或4.8V 是否足够好? 在运算放大器的 V+引脚上添加一个二极管可以让 OUT 引脚使用上拉电阻器电流为运算放大器供电。

    允许输出大于 Vs+的运算放大器极少。 我知道的唯一一个是 LM10、昨天我意外地了解到了这一点。

    您能否提供相关电路的部分原理图或示意图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢你的答复。

    我将考虑其他解决方案。

    我附上部分原理图供您参考。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    原理图很有用。

    我仍然需要知道仍然是一个关键问题的答案:"运算放大器未上电时、输出保持高电平的目标是吗?"

    如果答案为否、则电路将按图中所示工作。 LMV321A 将电流从其输出引脚传递到其 V+(电源)引脚。 这本身对 LMV321A 不有害。 将输出引脚直接连接到外部连接器会给 LMV321A 带来 ESD/EOS 风险。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

     感谢您的支持。

    此致、