This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] INA3221:转换时间和平均长度与最大采样率间的关系

Guru**** 2386610 points
Other Parts Discussed in Thread: INA3221
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1167896/ina3221-conversion-time-and-averaging-length-versus-max-sample-rate

器件型号:INA3221

你(们)好。

我正在尝试创建一个需要尽可能高的采样率的系统。

根据我的理解、转换时间、平均长度和通道数量都是增加 INA3221环路时间的因素。

INA3221环路时间=(总线转换时间*平均长度*通道数)+(分流转换时间*平均长度*通道数)  

我们知道 INA 芯片有3个通道、假设我们选择最低转换时间(144us)和最低平均长度(1)、以最大程度地提高系统的最大采样率。 因此、

INA3221环路时间=(144us * 1 * 3)+(144us * 1 * 3)

INA3221环路时间= 864us

在我的系统中、我使用2个 INA3221芯片、

因此、最大采样率的公式如下:

最大采样率=(#1 INA3221回路时间)+(#2 INA3221回路时间)

使用上面的示例、使用最低的转换时间和平均长度、

最大采样率= 864us + 864us = 1728us = 1.728ms

我的问题是:这些公式是否正确? 理想情况下、我想确认这些方程正确、然后我可以在1.728ms 采样、而不用担心重复。

尽管使用这些设置、我发现在50ms 采样率下有25%的重复数据、因此必须有一些其他因素来增加环路时间。

谢谢阅读!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Zack、

    感谢您使用 TI 论坛。

    器件环路时间的公式 正确、但最大采样率的公式不正确。 您不需要将两个器件的时间相加、因为它们可以同时转换数据。 这意味着每 μ 864µs 您都可以从两个器件读取一个样本。 如果行上的数据变化不大、那么您仍然可以读取与之前相同的值、这可能会导致您的重复。  

    此致、

    Mitch