This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV9002:关断/SHDN 电平定义

Guru**** 2502205 points
Other Parts Discussed in Thread: TLV9002

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/824966/tlv9002-shutdown-shdn-level-definition

器件型号:TLV9002

数据表(2019年5月修订)中包含不同的语句。

8.3.5关断

… SHDN 引脚包括内部上拉电阻器、可在 SHDN 引脚未连接到信号时将电压拉至 V+(启用放大器)。

… 关断引脚必须连接到有效的高电压或低电压或被驱动、而不是保持开路状态

现在是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    奥托、

    在 TLV9002中 、SHDN 引脚包含一个内部上拉电阻器(连接至 V+)、当 SHDN 引脚悬空时、该电阻器将启用放大器。 但最好将具有有效逻辑 的关断引脚驱动为有效的高电压或低电压。

    我希望这可以消除混乱。

    Sanjeev

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    那么、是否也可以将 SHDN 引脚连接到开漏端口? 在这种情况下、仅驱动逻辑"0"。

    还是不建议这样做?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    奥托、

    如果您需要开漏逻辑(使用上拉电阻器)、则是。 您将能够同时驱动高电平和低电平。 我不建议只连接一个没有上拉电阻器(外部)的开漏 NMOS。 到 SHDN 引脚的内部上拉电流不是很高。 漏极开路 FET 泄漏可能足以在 高温下下拉 SHDN 引脚、具体取决于 漏极开路 FET 的尺寸及其阈值电压。

    此致、

    Sanjeev