大家好、
我计划在逻辑电平转换应用中使用此部件。 我通过高阻抗电阻分压器检测输入电压。 由于输入电平的性质、我可能会超过组件的 VDD 和 VEE 电平。
数据表显示:"输入端子被二极管钳位到 VEE。 能够摆幅低于 VEE 0.3V 的输入信号必须将电流限制在10mA 或更低。"
由于我的感应路径具有高阻抗、因此当我低于 Vee 并打开内部二极管时、不会超过电流限制。 但是、数据表中没有提到从输入到 VDD 的保护二极管。 不过、在 SPICE 仿真中、我看到输入信号过高时钳位到 VDD、因此我怀疑该引脚上也有一个保护二极管。
您对此有什么信息吗? 我认为、由于我的路径将电流限制在1mA 以下、因此即使输入尝试超过 VDD、我也不需要任何额外的保护。 你同意吗?
此致、
Zack.S.