This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] INA219:标准模式下的数据保持时间

Guru**** 2535750 points
Other Parts Discussed in Thread: INA3221

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/739220/ina219-data-hold-time-in-standard-mode

器件型号:INA219
主题中讨论的其他器件:INA3221

大家好、

您能否在 标准模式(100kbps)下提供数据保持时间信息(t (HDSTA)& t (HDDAT)? 谢谢!

数据表仅列出了快速和高速模式中的信息。    

此致、

Sam Ting

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Sam、您好!

    感谢您使用该论坛。 为快速模式提供的总线时序技术规格也适用于标准模式。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Sam、您好!

    它们是在读取还是写入操作期间观察到这种行为? 数据表中的表格实际上结合了两种运行条件、实际上应该将它们分开。 如果是写入操作、则 MIN 规格是必须满足的临界限值、而对于读取操作、max 是必须遵守的临界限值。 如果您的客户观察到数据保持时间大于900ns、则可能存在上拉电阻过大或其布线电容也非常大。 您能否提供 I2C 通信的示波器快照?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Patrick:

    客户关心的问题是标准模式下的最大数据保持时间。 在此模式下(100KHz)、时钟频率比快速模式(400KHz)慢得多、因此半个周期为5us。 我们认为只要数据保持时间小于5us,数据对于 Master 仍然有效,我们不理解为什么标准模式的数据保持时间应限制在900ns 以下。 如果时间超过900ns、是否存在任何风险? 请就此发表评论吗? 谢谢!
    顺便说一下、我们注意到在类似的器件 INA3221中没有最大限制。

    此致、
    Sam Ting
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sam、您好!

    我最初在该部件的操作上遇到了细节错误。  很抱歉。  以下是我们的一位设计工程师就该器件的规格告诉我的情况。  首先、我们遵循的规范是飞利浦(现为 NXP)为 I2C 协议定义的规范。  要查看这些规格、请访问 此处、第48页。  根据这些规格、您可以确定 tHDDAT 的最大值应基于 tSUDAT、trise、tfall 和 t大腿 时间。  让我们使用您的100KHz、并假设您的时钟和数据线路的上升时间为1000ns、下降时间为300ns。  我们还将假设您的时钟处于高电平的时间周期为4us。  使用100KHz 时钟时、您的时钟周期为10us。  如果我们评估一个时钟周期、我们可以确定与 tHDDAT 必须对应的剩余时间、以便从器件和主器件能够进行通信。  在本例中、我们有周期-数据转换时间(最大值)-数据设置时间-时钟上升时间-时钟高电平时间-时钟下降时间=10us-1000ns-250ns-1000ns-4US-300ns=3.45us。  如果您的上升和下降时间更短或频率更小、则保持时间可能更长。  如果您的保持时间超过了针对时钟和上拉电阻所施加条件计算的任何值、则可能会出现通信错误、因为数据和时钟将不再以相同的频率运行。