Thread 中讨论的其他器件: TLV3604
工具与软件:
通过 TLV3605实现可调节内部迟滞的首选方法是什么;在 LE-BAR/HYS 引脚上使用 POT (例如 AD5235)或可调电流阱(DAC 和 BJT)? 通过这个问题、我要探讨两个问题:1)是否应尽可能减小 LE-BAR/HYS 引脚上的额外电容、2) 电流阱是否会通过避免 LE-BAR/HYS 引脚直流电平的温度变化来提供更稳定的迟滞水平?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
通过 TLV3605实现可调节内部迟滞的首选方法是什么;在 LE-BAR/HYS 引脚上使用 POT (例如 AD5235)或可调电流阱(DAC 和 BJT)? 通过这个问题、我要探讨两个问题:1)是否应尽可能减小 LE-BAR/HYS 引脚上的额外电容、2) 电流阱是否会通过避免 LE-BAR/HYS 引脚直流电平的温度变化来提供更稳定的迟滞水平?
Ken
感谢您的发帖。 说来也奇怪、最好且最简单的只能是 DAC。 我们应该将此信息添加到数据表中。 在引脚上放置一个接地电阻器是设置固定迟滞量的简单方法。 我们的内部电流源乘以电阻会产生一个电压、该电压可由电路检测并设置迟滞。 但是、当我们测试和创建曲线时、我们扫描电压和测量的电流来计算相对电阻值。
如果您有兴趣、我可以为您搜索电压与迟滞数据。 同样、如果您可以分享、我希望详细了解您的应用。 如果需要、我们可以通过电子邮件离线处理。 请告诉我您的喜好。
卡盘
Chuck、感谢您的澄清。 我猜里面到底发生了什么事,这是完全错误的。 是的、如果您的电压与迟滞数据在-20°C 至+40°C 的多个温度下存在、则会很有用。 我的应用需要峰值感应比较器。 我尝试(在仿真中)的方法是向配置了外部东西的比较器(TLV3604)输入脉冲的时差版本、以使其检测该波形的过零。 初始阈值交叉和随后的过零上都出现抖动。 为了避免可能导致"外部组件"抖动的环路延迟、可以通过内部迟滞与外部失调电压相结合来实现与"外部组件"相同的功能。 这就是我说到查看 TLV3605并对内部迟滞引脚有疑问的原因。
Ken、您好!
LE_HYST 引脚可以建模为1.25V 电源的内部40k 电阻器。
内部40k 电阻与外部 R_HYST 电阻器构成了一个分压器、并在 LE_HYST 引脚上的外部电阻器两端生成电压。 该电压与迟滞成正比。
迟滞输入范围为0.8V 至1.25V。 在1.25V 时、迟滞处于最小值。 在0至0.4V 时、输出被锁存、高于1.25V 时关断。
SPICE 模型基于25°C 时的夹头图提供了迟滞电压的电阻器电压表。
其中:VR_HYST、V_HYST
0.4、0 (<输出锁存器)
0.5、0.0636
0.55、0.0636
0.6、0.0636
0.65、0.0636
0.7、0.0635
0.71、0.0636
0.72、0.0635
0.73、0.0636
0.74、0.0634
0.75、0.0635
0.76、0.0638
0.77、0.0637
0.78、0.0637
0.79、0.0637
0.8、0.0636
0.81、0.0636
0.82、0.0636
0.83、0.0636
0.84、0.0425
0.85、0.0411
0.86、0.0398
0.87、0.0386
0.88、0.0371
0.89、0.0359
0.9、0.0347
0.91、0.0334
0.92、0.032
0.93、0.0309
0.94、0.0296
1、0.0223
1.05.0.0164
1.1、0.0108
1.15、0.0056
1.2、0.0007
1.25、0 (>关断)
LE_HYST 引脚可接受要设置的电阻器或强制设置的0.8V 至1.25V 外部电压
迟滞电压高达63mV。 因此、您理论上可以使用 ADC 驱动输入-直接电压或反向40k 电阻器的电流。