This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM117HVQML:LM117

Guru**** 1831610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1435617/lm117hvqml-lm117

器件型号:LM117HVQML

工具与软件:

感谢你的帮助。

如果输入频率介于1MHz 和400MHz 之间、PSRR 是否会降至10dB 以下?

如果低于10dB、它会下降多远?

此外、频率越高、PSRR 就越低、但在更高的频率下、IC 将不再能够响应、而 PSRR 将从下降趋势变为上升趋势。 这是真的吗?

提前感谢您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hirokazu-San、

    您提到的输入频率范围高于 LDO 的单位增益频率、此时反馈环路的影响很小。 因此、输出电容器与从 VIN 到 VOUT 的任何寄生效应一起占主导地位。 栅极驱动器在高频下驱动导通 FET 栅极的能力也会影响该区域中的 PSRR。  使用等效串联电阻(ESR)较小的较大输出电容器通常会改善该区域的 PSRR、但它实际上也可以在某些频率下降低 PSRR。 这是因为增大输出电容器会降低单位增益频率、导致开环增益提前滚降、从而降低 PSRR

    因此、根据 COUT 的选择、PSRR 可能会降至10dB 以下

    此致

    Ishaan