请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AM263P4 主题中讨论的其他器件:SysConfig、
工具与软件:
在为 AM263P4项目设置 SysConfig 时、我将尝试确定 ADC 时钟预分频器的可接受值。 技术手册中 包含注释"要确定 ADCCTL2.PRESCALE 的适当值、请参阅器件数据表以确定最大 SYSCLK 和 ADCCLK 频率"。 目前、 SYSCLK 以200MHz 运行、但在器件数据表中、我尚未能够搜索与 ADCCLK 最大值的最终匹配项。 这些名称似乎很容易找到、但我再次被 这里涉及的多款 TI 产品和文档使用的不一致命名所混淆。
我还研究了几个示例项目、并看到在不同的项目中 ADC 时钟预分频器的值设置为3、值设置为4、但任何文档或代码中都没有说明 为什么选择了这些值。 我怀疑我需要 ADC 转换在我们的应用中尽快运行、但我想要 验证这些 ADC 设置是否在发布的时序内。