This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM2431:GPMC NAND 闪存

Guru**** 2394175 points
Other Parts Discussed in Thread: AM2431

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1506000/am2431-gpmc-nand-flash

器件型号:AM2431

工具/软件:

我们还检查了在 外设计中使用 GPMC NAND 闪存的可行性。 对此有几个疑问:

1.由于 GPMC 引脚与引导模式引脚进行多路复用。 大多数 EVM 中都使用了额外的缓冲器元件来初始锁存引导模式引脚。 下面的 E2E 查询提到可能不需要额外的缓冲器元件。 您能否提供任何除了存储器接口之外还使用引导模式引脚并且未提供缓冲器的参考设计? 请确认是否在没有缓冲器元件的情况下对此设计进行了测试。

[常见问题解答] AM625/AM623/AM644x/AM243x/AM62A/AM62P/AM62D-Q1/AM62L -无缓冲器的引导模式实现-处理器论坛-处理器- TI E2E 支持论坛

 2.建议使用 AM2431 GPMC 支持的 NAND 闪存组件列表。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Yashasvini Krishnaiah

    感谢您的查询。

    所有 EVM 或 SK 均支持测试自动化、因此使用了引导模式缓冲器。

    我们有大多数客户不使用引导模式缓冲器。

    建议将上拉电阻器直接连接到引导模式输入、并通过0r 连接备用功能、以便能够隔离。

    请参阅上述消息中附加的常见问题解答。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答。

    您能否回答问题2。

    此外、由于 GPMC 引脚用于锁存引导模式、因此这些引脚可用于连接将用作引导闪存的 NAND 闪存。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Yashasvini Krishnaiah

    谢谢你。

    另外、请告知我们、GPMC 引脚用于锁存引导模式、这些引脚可用于连接将用作引导闪存的 NAND 闪存。

    GPMC 信号连接到数据 IO 信号。 唯一存储空间。

    请遵循以下常见问题解答

    https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1391522/faq-am625-am623-am644x-am243x-am62a-am62p-am62d-q1-am62l---bootmode-implementation-without-buffers

    [引述 userid="577969" url="~/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1506000/am2431-gpmc-nand-flash  2.建议使用 AM2431 GPMC 支持的 NAND 闪存组件列表。

    我们不提供器件建议。

    常见问题解答中添加了所测试与非板的信息

    (+)[常见问题解答] AM2434、AM2432、AM2431 (ALV、ALX 封装)定制电路板硬件设计–入门配套资料-基于 Arm 的微控制器论坛-基于 Arm 的微控制器- TI E2E 支持论坛

    此致、

    Sreebuvasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Sreenivasa、

    感谢您的回答。 已了解 GPMC 信号连接到存储器的数据 IO 信号。 我将尝试详细说明我的查询:

    a.引导模式引脚在复位期间被视为 MCU 的输入并被锁存

    b.将使用相同的线路来访问引导存储器 NAND 闪存。

    这种情况是否正常。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好 Yashasvini Krishnaiah

    谢谢你。

    a. 引导模式引脚在复位期间将被视为 MCU 的输入并将被锁存[/报价]

    我不确定 MCU 是什么意思。

    处理器引导模式引脚默认配置为输入、以锁存配置的引导模式。

    可使用上拉或下拉配置引导模式。

    b. 相同的行将用于访问引导存储器 NAND 闪存。

    锁存引导模式输入(PORz_OUT 的上升沿)后、可以将这些 IO 配置为使用可用的替代功能。

    许多客户采用这种方法。

    可以考虑执行上面链接的常见问题解答。

    此致、

    Sreenivasa.

    [/quote]