各位专家、您好!
我的客户正在测试 SPI 从站 TD (SCSL-SENAL) s 的时间
TD (SCSL-SENAL) s 的时间与 DS 的时间相同。(CSHOLD = 0、时钟相位= 0、时钟极性= 0)

用于计算 MAX 值的公式如下。
TC (vclk)+TF (enan) s[ENA]+27
客户参数如下。
| 参数 | 项目 | 参数 | 和功能 |
| F (vclk) | 90 | MHz | |
| TC (vclk) | 11.111111 | ns | |
| TC (SPC) m [时钟] |
66.592 | ns | |
| TR (SPC) m[时钟] | 2.5. | ns | |
| TF (SPC) m[时钟] | 2.5. | ns | |
| TR (spics) m[Cs] | 2.5. | ns | |
| tf (spics) m[Cs] | 2.5. | ns | |
| TR (MISO) m[Miso] | 2.5. | ns | |
| TR (ENAN) s[ENA] | 17.40. | ns | |
| TF (ENAN) s[ENA] | 3.72 | ns | |
| C2Tdelay | 8. | - | |
| T2Cdelay | 8. | - |
使用以下参数计算 TD (SCSL-senal):
=tc (vclk)+TF (enan) s[ENA]+27
=11.11 + 3.72 + 27
= 41.83ns
但是、当客户在其原始电路板上测量此波形时、该值为87.56ns。
换句话说、它超过了 DS 的最大值。
您是否知道该值为何超过 DS 的最大值?
除了此参数、它在最大值范围内、因此除此参数外、波形是正确的。
客户使用两个 TMS570LS3137板、一个用于 SPI 主器件、另一个用于 SPI 从器件进行通信。
此致、
Sasaki