请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:RM57L843 大家好、
VCLK 设置为70MHz。 使用4个 SCI、其中3个设置为115200波特率(实际为115131)。 其中1个设置为384000 (实际上是397727)。
384000的误码率太高。 但是、如果客户更改 VCLK、其他3 115200将受到影响。 客户想问是否有其他方法可以为某个 SCI 设置单独的时钟? 波特率配置
谢谢、
安妮