请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TMS570LS3137-EP 主题中讨论的其他器件:TMS570LS3137
您好、TI、
我们使用的是 TMS570LS3137处理器。 我们完成了下面给出的 SCI 和 DMA 配置
SCI:
多缓冲模式-启用
RX DMA -启用。
字节数量- 8.
DMA:
CH:1、用于从 ADC 传输数据1
CH:2 、用于从 SCI 1传输数据
通道:3、用于从 ADC 传输数据2.
输出。 我们期望来自一个外部单元的16字节数据、并且我们已经将 RAM 缓冲区(16字节)配置为 DMA 目标。 我们能够通过 DMA 接收所有16字节的数据。 由于来自外部的数据本质上是异步的、因此我们希望避免 DMA 和 CPU 对目标 RAM 缓冲器的一致访问。 例如 我们希望确保在读取 相同的数据时、不会在特定 RAM 地址发生 DMA 写入。 我们尝试使用 DMA 当前目标指针来知道下一个 DMA 写入将发生在何处。 但是、它始终显示 相同的地址(RAM 缓冲器的地址[9]。
请在此处告知我们可能会出现什么问题。
谢谢、
Sundaram