This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TM4C1294NCPDT:复位期间 GPIO 端口的状态

Guru**** 2555870 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/913055/tm4c1294ncpdt-status-of-gpio-ports-during-reset-period

器件型号:TM4C1294NCPDT

 您好!

 我是一名模拟设计工程师、具有有限的数字设计实践经验。 最近、我参与了一个项目(与我所在集团的其他工程师一起)、其中包含 Tiva UC。 我对 Tiva 在复位时 Tiva GPIO 端口的行为有疑问。

 我将使用其中一个 GPIO 端口作为分立式逻辑电路输入端的输出。 我想知道这个 GPIO 端口从 Tiva 复位到它脱离复位的运行方式、以便我能够相应地预测我的离散逻辑电路的输出。  

 很抱歉、如果 Tiva 的数据表中已经提供了此信息。 在这种情况下、如果有人能引导我访问数据表的相关页面、我将不胜感激。 谢谢。

 Ekrem。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    电源正常后、引脚处于高阻抗状态、并禁用拉电阻器、直至对其进行配置。

    它位于 数据表的第754页。 (数据表非常大。 当您找不到任何东西时、询问是否没有问题。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我想、当 Tiva 处于复位状态时、这个周期被认为是电源正常的。 我知道。

    我想确保在 Tiva 处于复位或配置周期时、我在 GPIO 引脚上看不到任何毛刺或毛刺。 否则、该 GPIO 引脚上的短暂跳跃或瞬时干扰会向系统监控器发送错误的信号、从而使我的系统混乱。

    Ekrem。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    唯一需要注意的是随着电压上升。 随着电源电压在 该范围内转换、我在 I/O 引脚上看到了小的(500-600mV)毛刺脉冲。 高于700mV 时、一切看起来都很好。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    GPIO 引脚被称为加电三态输入。

    但您可以使用外部上拉或下拉电阻器来连接引脚。

    当控制器联机时、它可以轻松地管理 x-tra 负载、但您几乎可以确定引脚的位置、直到那时。