主题中讨论的其他器件:TPS65381-Q1
大家好、
客户提出了一些与连接相关的问题。 您是否介意对以下几点提出一些意见?
提前感谢、
比利
我们应该如何处理未使用的 I/O 引脚? 在本主题的数据表中,我唯一能找到的是有关 GPIO 引脚的信息,即 :“内部上拉/下拉允许未使用的 I/O 引脚保持未连接状态”。
->但是、其他非 GPIO 引脚的情况如何、这一规则是否也适用于它们、如果它们具有内部上拉/下拉电阻器、那么它们可以保持未连接状态?
->对于那些没有内部上拉/下拉电阻的器件、如 AD1IN[0:23]/AD2IN[0:15]、该怎么办? 如果我们不使用 ADC 输入、我们是否可以将其保持未连接状态?
->如果不使用 ADC、我们应该对以下 ADC 电源引脚和基准引脚执行什么操作?
VCCAD
VSSAD
ADREFHI
ADREFLO
->我注意到 ZWT 封装有用于 VCCPLL 的电源引脚、但 PGE 封装没有。 如果没有 VCCPLL 引脚、PGE 封装如何为 PLL 供电?
->此外、数据表还指出、nERROR 引脚可用于指示发生的严重错误、并可通过外部监控将 MCU 置于安全状态。 首先、该引脚被归类为 I/O、但描述仅将其描述为指示错误的输出。 该引脚具有什么功能作为输入?
->如何将 MCU 置于“安全状态”。 只需将 nPORRST 驱动为低电平吗?
->此外,如果已经有内部看门狗功能,看门狗是否会捕获严重错误情况? 那么、在这种情况下甚至需要 nERROR 引脚吗?