This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LS3137:LS31x HDK 原理图问题

Guru**** 1807890 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/579110/tms570ls3137-ls31x-hdk-schematic-questions

器件型号:TMS570LS3137

大家好、

我们的客户提出了一些有关 LS31x HDK 原理图和绝对必要组件的问题。 请在下面查看他们的意见和问题:

首先、它显示了 TMS570的 TCK 输入以及一个上拉至3.3V 的10k Ω 电阻器。 但数据表显示 TCK 具有固定的100uA 内部下拉电流。 当输入处于 VCCIO 时、数据表第5.8节规格表中的输入电流最大值为195mA。 因此、内部下拉电阻可以小至3.3V/195uA = 16.9k Ω。 因此、在 TCK 输入端、您似乎有一个10K/16.9K 分压器。 当不使用 JTAG 时、TCK 输入可能处于1.22V 左右。 HDK 设计人员是否确实打算这么做? 如果有任何问题,他们是否应该在 TCK 上放置一个外部下拉而不是上拉,这样它就不会与内部下拉作斗争? 我是否正确解释了这一点?

此外、在 TCK 上、它显示了100欧姆和22pF 的交流端接。 对于所有使用 JTAG 的设计、是否都建议这样做?

-显示了连接到 MOSFET 的 nTRST 引脚、使用 POR_RESETn 从仿真器中门控 TRSTN。 是否建议在所有设计中采用此方法? 不这样做会产生什么后果? 其他芯片不要求这样做,因此想知道为什么会这样。

提前感谢、

比利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢 Billy、

    我已向我们的一位硬件专家发送了相关信息。 他们很快就会回来。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Billy,

    最好在外部下拉 JTAG TCK 信号。 不需要 TCK 上的交流端接。 交流端接是具有长传输线的时钟信号的良好方法。 HDK 上的 TCK 被路由至多个接头和 MCU。

    我们建议仅对 nTRST 使用一个外部下拉电阻器。

    此致、