This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TM4C1294NCPDT:GPIO 内部方框图

Guru**** 1807890 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/578339/tm4c1294ncpdt-gpio-internal-block-diagram

器件型号:TM4C1294NCPDT

你(们)好

使用 TM4C1294的一个 GPIO 来控制外部芯片的 RST 引脚。 将 GPIO 设置为输出和内部上拉。 下拉并释放 GPIO 后、外部芯片将生成软件复位、然后 RST 保持在2.3V 电平。 您能否与我们分享内部 GPIO 方框图? 谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Daniel、您好!
    如果外部芯片复位是双向的、那么为什么不在开漏模式下配置 TM4C GPIO 呢?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据表中有一些 GPIO 的方框图、但我认为这对您没有帮助。 您是否将 GPIO 引脚配置为开漏? 如果不是、当外部器件执行其软件复位时、它将尝试将 NRST 引脚拉至低电平。 除非 GPIO 配置为输入或开漏、否则驱动器将发生冲突。 根据外部器件 NRST 引脚和 GPIO 引脚的相对强度、您将获得一些中间电平、如上图所示的2.3V。