This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TM4C123AH6PM:tm4c

Guru**** 1797640 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/575746/tm4c123ah6pm-tm4c

器件型号:TM4C123AH6PM

大家好、

我想、我的查询并不完全属于帖子中单独的器件型号、但它可能存在于大多数 TM4C 处理器中。

我必须实现 H 桥驱动。 正如数据表中还提到的、在另一个有源对导通之前、需要一段死区时间来关闭该有源对、

我的问题是、当占空比小于死区时间时、确切的行为是什么? 比较器事件是否会被"忽略"? 我如何想象这些位置?

(我指的是"这些"、因为如果 duty 周期小于死区时间、或者其总和比周期时间大的话、就会出现这种情况)

此致、

Norbert

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    由于死区会强制信号宽度限制(可能)较低阶 PWM 输出的前沿和后沿(在该特定 PWM 发生器中为)、因此占空比似乎将接近(并下降)为零。

    如果没有好处(或者更有可能是"实际"负载引入的任何有害影响)、您可以轻松地对已编程 PWM 发生器的两个输出进行示波-并通过实验来确认结果-在您的实际 MCU 和电路板上...

    我通过了放置的示波器捕获(本论坛)、其中显示了在死区下运行时对信号宽度施加的确切限制-对较低阶 PWM 发生器输出信号施加的限制。