This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LS3137:关于信息冗余技术-特定于 L2/L3互连

Guru**** 1794070 points
Other Parts Discussed in Thread: TMS570LS3137
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/572847/tms570ls3137-about-information-redundancy-techniques---l2-l3-interconnect-specific

器件型号:TMS570LS3137

信息冗余技术-我们正在考虑采用特定于 L2/L3互连的技术。
我不知道连接到 L2/L3的外设。
具体而言、L2/L3互连涵盖了哪些外设?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您认为该术语的用途是什么? 如果不了解背景、很难回答。

    编辑: 通常情况下、这应该是任何不是 TCM 的内容。   因此、除了地址0x0000000处的片上闪存和地址0x080000处的 RAM 以外的任何其他内容。     芯片上的其它所有东西通过 CPU 上的 AXI 主控端口被访问并进入外部总线。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    在实现"TMS570LS3137 - EP_SafetyManual"的"7.62信息冗余技术-特定于 L2/L3互连"时、我正在寻找一个连接到 L2/L3并需要冗余确认的外设。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    因此、请参阅 第6.5.1节中的器件数据表 SPNS162。L1和 L2是相对于 CPU 定义的。

    然后、请参阅 SPNU499的第2.1.1节 、其中绘制了总线架构。  

    我已经标记了我要考虑的 L2和 L3、 主要根据互连类型绘制线路。

    但这并不重要、因为您需要连接到 L2、L3的所有组件的组合、因此除了 L1之外的所有组件...

    另请注意、通过在紫色框中包含"PCR"、我意味着包含连接到页面底部所有外设的线路。

    实际上这不是共享总线.. 每个外设都有其自身与该 PCR 上的端口的连接...  PCR 是实际的互连。

    不管怎样、图底部的所有框都是 L3上的外设。