This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LS3137:最坏情况总线吞吐量、延迟

Guru**** 2422790 points
Other Parts Discussed in Thread: TMS570LS3137

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/613685/tms570ls3137-worst-case-bus-throughput-latency

器件型号:TMS570LS3137

我正在尝试分析 TMS570LS3137器件中的总线性能、尤其是为了确定总线吞吐量和延迟的可预测性。  我对如何确定最坏情况有一个很好的了解、例如、哪些其他访问会减慢 CPU 从 RAM 读取数据块的速度以及减慢多少。 但是、我想更确切地说、我不确定我是否已经找到了有关我需要考虑哪些纵横制等事项的所有详细信息、 哪些器件参与 VBUSM-SCR 的循环列表、切换是否在每次访问后发生(或主器件可以保持总线以进行多次访问)、以及哪些竞争主器件可能需要最长的时间才能完成访问。 是否有应用手册或其他文档将这些详细信息集中在一个位置?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Wayne、

    器件上的 RAM 和闪存被直接连接至 Cortex-R4F 的 TCM 接口、所以在针对与 TCM 相关的访问的 ARM 技术支持内应该能够找到更多信息。 对于其他外设访问以及与主器件的冲突、数据表中的方框图应提供所使用的各种 SCR/交叉开关的高级视图。 一般来说、上面列出的模块往往是额外的总线主控、这些主控需要在系统中进行仲裁并且优先级机制被应用。

    从架构上讲、除了 TRM 和数据表之外、我不了解任何其他文档、这些文档包含在您所需的任何内容中。 我将与其他一些团队成员和我们以前的设计团队成员核实、看看是否存在可共享的任何其他材料。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Chuck、

    您可以提供的任何其他文档都将非常有用。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Wayne、

    遗憾的是、我们缺少这一级别的文档。 有关这方面的最佳信息、请参阅2.1章中讨论架构的 TRM。