This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] RM57L843:RM57

Guru**** 2033340 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/665981/rm57l843-rm57

器件型号:RM57L843

你(们)好

EMIF 地址和数据引脚在内部弱下拉为低电平。 我认为这可能会影响高数据速率。 我应该从外部强下拉吗?  数据速率可能为100Mhz。  

在任何情况下都将上拉或下拉问题。 我观察 EMIF 的处理器中它们始终被拉低。 有什么重要原因?

此致;

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Rah跟、

    无需为 EMIF 地址和数据信号添加下拉电阻器。 最好将串行终端电阻器插入 EMIF 输出信号线路、以保持 EMIF 信号的信号完整性。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢王

    问题是我有三个具有共享地址和数据总线的异步存储器。 在这种情况下、您认为添加串联电阻器是否有助于或用于任何目的?

    此致;
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Rah跟、

    如果您有空间放置电阻器、我建议始终在任何高速信号中放置串联端接。 串联端接可抑制信号转换后发生的过冲。