我需要知道这一点、以便检查连接到外部器件的 EPI 总线接口的时序。 我将使用 HyperLynx 将与基准负载的时序与具有实际 PCB 和负载的时序进行比较、以计算时序校正数字。
TM4C1294NCPDT 数据表提供了时序测量的负载条件(例如、EPI 信号接地30pF)、但并未明确说明用于定义输入和输出时序的电压阈值。
例如、参数 E30、即 EPI 通用接口有效的下降时钟沿到输出的最大值为4ns: 这是通过查看信号通过 VDD 50%时的时间来测量的、还是使用 VDD 的35%用于下降沿、VDD 的65%用于上升沿(快速 GPIO 引脚的输入阈值)来测量的? 还是其他东西?
正确的信号完整性分析要求我考虑用于数据表时序的阈值与用于电路板的实际器件的阈值之间的任何差异。
谢谢、
Michael