This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] RM48L952:lwIP 的 PLL 频率

Guru**** 2460850 points
Other Parts Discussed in Thread: HALCOGEN

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/650694/rm48l952-pll-frequency-for-lwip

器件型号:RM48L952
主题中讨论的其他器件:HALCOGEN

您好!

我们希望在项目中使用 lwIP 堆栈。 阅读有关在 HALCoGen 中为 lwIP 演示配置 EMAC 的说明、可以将 PLL 频率设置为160MHz。 这与我们 当前运行的220MHz 相比显著降低、显然会影响处理性能。

这只是 EMAC 和 MDIO 外设时钟乘法器/除法器的限制、还是有其他限制? 是否可以在220MHz 下运行 PLL 并且仍然使用 lwIP 堆栈?

非常感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、

    您可以将 PLL 配置为220MHz (GCLK)。 EMAC 使用可由 PLL1、PLL2和 VCLK 驱动的 VCLKA4。 以220MHz 运行 PLL 不会影响 LWIP 堆栈。