This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LC4357:CPU 互连仲裁策略

Guru**** 2463330 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/640677/tms570lc4357-cpu-interconnect-arbitration-policy

器件型号:TMS570LC4357

您好!


我需要一些有关 CPU 互连级别所应用仲裁策略的详细信息、以便在多个主器件的多个请求等待处理时精确计算要考虑的惩罚。

我在 TMS570LC43xx TRM、TLS570LC4357数据表或此论坛中找不到这些信息。

您能不能指导我找到一个文档,其中描述了 CPU 和外设互连仲裁策略和潜在的可配置性,或者为我提供了这些元素?

感谢您的支持、

此致、

弗朗克。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Frank、

    我需要与同事核实一下是否存在这一级别的详细信息、如果存在、将记录在哪里。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Frank、

    很抱歉耽误你的时间。 除了 TRM 和数据表中包含的内容外、我们没有任何有关仲裁方案的特定文档。 一般而言、互连中的仲裁方案是循环。  互连是一个多总线、这样可并行执行到不同从器件的多个主器件。 当多个主器件同时访问同一个从器件时、需要在每个从器件实例上进行仲裁。  

    下面附加的幻灯片还演示了总线主控对不同 L2和 L3组件进行并行访问的几个示例。

    e2e.ti.com/.../8863.TMS570LC43xx_5F00_System_5F00_Architecture_5F00_parallel_5F00_accesses.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Chuck、

    感谢您回答 并澄清了这样一个事实、即从不同的来源到不同的主器件的传输可以并行执行。

    重点介绍 EMIF 从站、您是否确认 TMS570LC43x_TRM 的第21.2.2章描述了在 CPU 互连级别执行的优先级化 (即交叉开关= CPU 互连)

    谢谢、

    弗朗克。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    [引用 user="Franck"]重点介绍 EMIF 从站,您是否确认 TMS570LC43x_TRM 的第21.2.2章描述了在 CPU 互连级别执行的优先级化 (即交叉开关= CPU 互连)

    这是正确的陈述。 基准互连是 CPU 互连/交叉开关