This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TM4C1290NCPDT:I2C 时序(关于 TDH)

Guru**** 2454020 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/637404/tm4c1290ncpdt-i2c-timing-about-tdh

器件型号:TM4C1290NCPDT

您好!


我想知道 I2C 主设备的数据保持时间最小值、
但在数据表的 I2C 特性中、仅标称值如下所示。

I4 TDH 数据保持时间(主器件)最小值-标称值7最大值-(系统时钟)

您能告诉我 THH 的最小值吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    请注意、数据保持时间以系统时钟周期数的形式给出。 该时间的变化主要来自数据线与时钟线的上升/下降时间的差异。 对于最短数据保持时间、它将是指定的系统时钟数减去时钟下降时间、再加数据下降时间。 这些时间主要取决于时钟和数据线的电容以及系统中的上拉电阻器的强度。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    [报价用户="Koichi ie"]希望了解 I2C 主设备的数据保持时间的最小值

    多年来、以及许多 I2C 应用中、"主数据保持时间"(单独)一直(从未)证明是一个问题。

    我公司(和客户)的调查结果... 您必须注意以下因素的影响:

    • 主设备和(特别是)"最远"从属设备之间的隔离
    • 主从设备之间的"I2C PCB 走线"质量-和/或布线-
    • I2C 总线上"最差执行者"的"规格"
    • 主器件与(所有)从器件之间稳健的电源和(尤其是)公共接地

    请注意、I2C 总线上的"性能最差的器件"(必须)可以被容纳!    并且可能会显示"拖动您的速度目标"。   您对"数据保持时间"的关注必须扩展(额外)到出现在您的 I2C 总线上的"每个/每个(其他) I2C 器件"的关注。   我们的团队发现、虽然这种"设置和保持时间"很有用、但适当的"信号边缘"也很重要。   过高的上拉值(尤其是那些由 MCU "空闲"提供的值)和过多的总线电容(供应商在这里都注明)-与"舍入信号边缘"相结合、降低了 I2C 信号的稳健性。

    总之、"数据保持时间"是指"I2C 级"上的"一个行为者"-其他表现者也必须得到认可(和指导)...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Bob-San、

    感谢您的支持。

    我将回复我的客户。
    根据客户的要求、我们将向您提出其他问题。

    此致、
    Koichi ie
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 CB1_MOBILE、

    感谢您的支持。

    因此、这将会有所帮助。

    此致、
    Koichi